文件格式:word
文件大小:583.50KB
适用专业:应用电子
适用年级:大学
下载次数:19 次
我要下载:点击联系下载论文编号:41301
资料简介:
天津师范大学毕业设计 基于FPGA的简易数字存储示波器的设计,共27页,12263字。
目录
1 绪论 2
1.1 数字存储示波器概述 2
1.2 数字存储示波器的原理与特点 2
2 相关技术的介绍和平台的选用 3
2.1 EDA技术的简介 3
2.1.1 EDA技术的发展和实现 4
2.1.2 EDA的优势 5
2.2 FPGA和Quartus II平台的简介 6
2.2.1 FPGA的开发 6
2.2.2 Quartus II开发环境简介 9
3 系统的总体规划设计 12
3.1 VHDL状态机A/D采样控制电路的设计 12
3.2 计数器元件CNT10B模块的设计 14
3.3 外部随机存储器RAM8B的设计 15
3.4 数模转化器DAC0832简介 16
3.5 数据采集与处理和显示部分总体框图 17
4 硬件系统的实现与硬件问题的解决 19
4.1硬件系统的连接与结果的显示 19
4.2硬件问题的解决 21
4.3 系统的调试与设计结果的总结 22
参考文献: 23
致谢 24
摘要:提出一种基于FPGA 的简易数字存储示波器设计方案。通过A/D 转换器ADC0809 实时采样输入信号,实现波形的实时采样、分析、存储和显示, 同时给出了具体电路设计实现方法。
本文详细介绍了示波器的原理,设计数字示波器的各个电路组成部分。电路中采用了FPGA来控制信号的采集与处理,这样即可以提高信号存储处理能力,可以使电路拥有较为强大的控制功能。论文的硬件设计包括一部分数据采集电路、与FPGA相关的采集存储模块、以及显示电路模块。本人主要负责数据采集模块,存储和控制模块的设计。
通过运行数据采集程序及处理程序, 经试验论证表明该系统工作稳定可靠。
关键字:数字存储示波器;FPGA;AD0809;DA0832
资料文件预览:
共1文件夹,1个文件,文件总大小:583.50KB,压缩后大小:348.36KB
- 毕业设计-基于FPGA的简易数字存储示波器的设计
基于FPGA的简易数字存储示波器的设计.doc [583.50KB]
我要下载:基于FPGA的简易数字存储示波器的设计