文件格式:word
文件大小:141.00KB
适用专业:电子技术
适用年级:大学
下载次数:4 次
我要下载:点击联系下载论文编号:12146
资料简介:
实验论文 基于FPGA的数字秒表的VHDL设计
一、试验目的:
数字秒表的逻辑结构比较简单,它主要由、显示译码器、分频器、十进制计数器、报警器和六进制计数器组成。在整个秒表中最关键是如何获得一个精确的100Hz计时脉冲,除此之外,整个秒表还需要一个启动信号和一个归零信号,以便能够随时启动及停止。
数字秒表有六个输出显示,分别为百分之一秒,十分之一秒、秒、十秒、分、十分,所以共有6个计数器与之对应,6个个计数器全为BCD码输出,这样便于同时显示译码器的连接。当计时达60分钟后,蜂鸣器鸣响10声。
二、结构组成:
1、四个十进制计数器:用来分别对百分之一秒、十分之秒、秒和分进行计数;
2、两个6进制计数器:用来分别对十秒何时分进行计数;
3、分频器:用来产生100Hz的计数脉冲;
4、显示译码器:完成对显示译码的控制。
.....
资料文件预览:
共1文件夹,1个文件,文件总大小:141.00KB,压缩后大小:96.83KB
- 实验论文-基于FPGA的数字秒表的VHDL设计
秒表设计.doc [141.00KB]
我要下载:实验基于FPGA的数字秒表的VHDL设计