文件格式:word
文件大小:1.11MB
适用专业:数字电子技术
适用年级:大学
下载次数:10 次
我要下载:点击联系下载论文编号:40912
资料简介:
课程设计 智力竞赛限时抢答器,附任务书,正文共26页,7069字
一、总体设计思路及系统数据流程图 ………………………………… 1
1、总体设计思路 ………………………………………………………… 1
2、智力竞赛限时抢答器的工作过程 …………………………………… 2
3、系统数据流程图 ……………………………………………………… 3
二、智力竞赛抢答器中用到的数字集成电路外引线排列图
及功能表 ……………………………………………………………… 4
1、CT74LS00 四2输入正与非门 ………………………………………… 4
2、CT74LS02 四2输入正或非门 ………………………………………… 4
3、CT74LS04 六反相器 …………………………………………………… 4
4、CT74LS09 四2输入正与门(OC) …………………………………… 5
5、CT74LS10 三3输入正与非门 ………………………………………… 5
6、CT74LS32 四2输入正或门 …………………………………………… 5
7、CT74LS48BCD 七段译码器/驱动器 …………………………………… 6
8、CT74LS74 正边沿双D触发器 ………………………………………… 7
9、CT74LS126 四三态输出缓冲门 ……………………………………… 7
10、CT74LS138 3线-8线译码器 ………………………………………… 8
11、CT74LS148 8线-3线优先编码器 …………………………………… 9
12、CT74LS192 同步可逆双时钟BCD计数器 …………………………… 10
13、CT74LS194 4位双向通用移位寄存器 ……………………………… 11
三、各种功能模块的设计 ………………………………………………… 12
1、译码显示模块 ………………………………………………………… 12
2、用两片CT74LS192实现的计分模块(ZV01) ………………………… 12
3、用两片CT74LS138实现的计分控制模块(ZVS01)…………………… 14
4、用555定时器接成的多谐振荡器(振荡频率为1Hz) ……………… 15
5、用CT74LS192和CT74LS126实现的倒计时模块(ZT01) …………… 15
6、用CT74LS74、CT74LS126、CT74LS148和CT74LS194实现的
抢答模块(ZS01) ……………………………………………………… 17
四、总电路设计 ……………………………………………………………… 19
1、总电路的集成实现 …………………………………………………… 19
2、智力竞赛限时抢答器总电路图 ……………………………………… 20
五、安装、调试步骤 ………………………………………………………… 21
1、译码显示模块的安装调试 …………………………………………… 21
2、计分模块(ZV01)的安装调试 ………………………………………… 21
3、计分控制模块(ZVS01)的安装调试 …………………………………… 21
4、计分控制模块(ZVS01)与计分模块(ZV01)的集成 ……………… 21
5、多谐振荡器(振荡频率为1Hz)的安装调试 ………………………… 21
6、倒计时模块(ZT01)的安装调试 …………………………………… 21
7、抢答模块(ZS01)的安装调试 ………………………………………… 22
8、抢答模块(ZS01)与倒计时模块(ZT01)的集成 …………………… 22
9、抢答模块(ZS01)与计分控制模块(ZVS01)的集成 ……………… 22
六、故障分析与电路改进 ………………………………………………… 22
七、总结与设计调试体会 ………………………………………………… 23
八、元器件清单 ……………………………………………………………… 25
九、参考文献 ………………………………………………………………… 26
资料文件预览:
共1文件夹,6个文件,文件总大小:1.11MB,压缩后大小:691.39KB
- 课程设计-智力竞赛限时抢答器
任务书.doc [35.50KB]
任务书封面_wy.doc [24.50KB]
任务书封面_zjs.doc [25.00KB]
封面_zjs.doc [24.50KB]
说明书正文.doc [953.00KB]
说明书目录.doc [74.00KB]
我要下载:智力竞赛限时抢答器