文件格式:word
文件大小:309.00KB
适用专业:电子信息
适用年级:大学
下载次数:15 次
我要下载:点击联系下载论文编号:195723
资料简介:
毕业设计论文-基于EDA技术的综合计时系统的设计 共32页,11973字
摘要:电子设计自动化(EDA)是以计算机为操作平台、以硬件描述语言为设计语言、以可编程器件为实验载体进行必要的元件建模和系统仿真的电子产品自动化设计过程。运用EDA技术进行电子系统分的设计,有着设计快速、调试方便、研制周期短、系统可靠性高等优点。EDA技术是现代电子设计的发展趋势。本设计主要利用VHDL语言在EDA平台上设计一个综合计时系统,在设计中采用了自上而下的方法。它可以显示年、月、日、分、秒、星期。计时系统的内部功能模块可以分为三个部分:综合计时电路、显示控制电路、调整控制电路。其中综合计时电路用于完成各种计时功能,显示控制电路用于完成计时结果的显示,调整控制电路用于调整计时系统的有关参数。
关键词:EDA技术;综合计时系统;FPGA;VHDL;
目 录
中文摘要 …………… 1
英文摘要 …………… 1
一、 引言 …………… 2
二、 EDA技术概述…… 3
(一) EDA技术介绍… 3
(二) 硬件描述语言(VHDL)的简介…………… 6
(三) 现场可编程门阵列(FPGA)的简介………… 7
(四) QuartusⅡ设计软件的简介…………… 9
三、 综合计时系统设计与分析…………… 11
(一) 系统设计要求 11
(二) 系统设计方案… 11
(三) 系统仿真……… 22
(四) 设计技巧分析… 26
四、总结与展望………… 27
五、参考文献……………28
资料文件预览:
共1文件夹,1个文件,文件总大小:309.00KB,压缩后大小:165.82KB
- 毕业设计论文-基于EDA技术的综合计时系统的设计
基于EDA技术的综合计时系统的设计.doc [309.00KB]
我要下载:毕业设计论文-基于EDA技术的综合计时系统的设计