文件格式:Word
文件大小:716.00KB
适用专业:应用电子技术
适用年级:大学
下载次数:19 次
我要下载:点击联系下载论文编号:103113
资料简介:
东莞理工学院毕业设计 数字钟电路的设计——计数及显示模块的设计,共35页,9560字。
摘要
用单片机做一个数字钟是单片机应用中的一个典型例子. 数字钟是采用数字电路实现对时,分,秒进行数字显示的计时装置, 它是以不同的计数器为基本单元构成的,用途十分广泛,只要有计时、计数的存在,便要用到数字钟的原理及结构。
本设计充分利用AT89S52单片机的I/O口,外加一片74lHC240作数码管驱动电路。我们设计出的电子钟采用24小时制计时,其中添加了整点报时和闹铃提示功能。采用动态显示方式,所谓动态显示方式是时间数字在LED上一个一个逐个显示,它是通过位选端控制在哪个LED上显示数字,由于这些LED数字显示之间的时间非常的短,使的人眼看来它们是一起显示时间数字的,并且动态显示方式所用的接口少,节省了CPU的管脚。
关键词 单片机 数字钟 数码管
目录
1 引言 1
1.1 选题背景 1
1.2 数字钟的概述 2
1.3 数字钟的发展现状 2
2 数字钟工作原理 3
2.1 系统工作原理 3
2.2 系统设计原理图 3
3 单片机结构 5
3.1 单片机的选择 5
3.2 AT89S52的主要性能 5
3.3 AT89S52的结构框图与引脚图 6
3.4 AT89S52的的引脚说明 7
4 数字钟电路的硬件设计 11
4.1 时钟电路模块的设计 11
4.2 按键电路模块的设计 11
4.3 复位电路模块的设计 13
4.4 蜂鸣器模块与闹钟开关指示灯电路模块的设计 13
4.5 电源电路设计模块的设计 14
4.6 缓冲器模块的设计 15
4.7 数码管显示电路模块的设计 15
5 系统软件设计 16
5.1 软件设计思路 16
5.2 LED数码管扫描模块 16
5.3 时间计时模块 16
5.4 校时模块 17
5.5 闹钟模块 18
6 总结 20
参考文献 21
致谢 22
附件 23
资料文件预览:
共1文件夹,1个文件,文件总大小:716.00KB,压缩后大小:498.62KB
- 毕业设计-数字钟电路的设计——计数及显示模块的设计
数字钟电路的设计.doc [716.00KB]
我要下载:数字钟电路的设计——计数及显示模块的设计