课程设计论坛

注册

 

QQ登录

只需一步,快速开始

发新话题 回复该主题

[毕业设计] 基于FPGA的四路抢答器设计 [复制链接]

楼主
文件格式:word
文件大小:2.78MB
适用专业:单片机
适用年级:大学
下载次数:3 次
我要下载:点击联系下载
论文编号:103604

资料简介:
  毕业设计 基于FPGA的四路抢答器设计,附任务书、前期报告、中期报告,共26页,8199字。          
  
摘要:
  

  
现场可编程门阵列(简称FPGA)是20世纪80年代中期出现的高密度可编程逻辑器件,采用SRAM开关元件的FPGA是易失性的,每次重新加电, FPGA都要重新装入配置数据。突出优点是可反复编程,系统上电时,给FPGA加载不同的配置数据,即可令其完成不同的硬件功能。这种配置的改变甚至可以在系统的运行中进行,实现系统功能的动态重构。
  
在介绍Max + plusⅡ的EDA软件平台的基础上,基于FPGA设计了一款实验用智力竞赛抢答器,给出了各模块及具体电路图。通过编辑、编译和器件编程,将编程器文件以在线配置方式下载到ISP实验板的EPF10K10LC84-4器件中,经实际电路测试验证,达到了预期的设计要求。该电路不但能实现互锁和自锁,并且能用声音、数字准确提示抢答的优先结果。
  

  
关键词:FPGA  Max+plus2  抢答器  仿真
  

  
目   次
  

  
1 引言……………………………………………………………………………1
  
2  抢答器的概念及发展历史……………………………………………………………1
  
3  FPGA简介和特点……………………………………………………………………… 3
  
4  基本应用电路设计………………………………………………………………… 4
  
4.1 传统智力竞赛抢答器实验电路设计………………………………………………5
  
4.2 存在问题………………………………………………………………………6
  
4.3 基于FPGA的抢答器的实验设计与实现……………………………………6
  
4.4  FPGA 与各个模块的接口…………………………………………………6
  
4.5 显示模块………………………………………………………………………7
  
4.6 按键模块………………………………………………………………………8
  
4.7 时钟复位………………………………………………………………………9
  
4.8 报警模块……………………………………………………………………10
  
4.9 软件代码描述………………………………………………………………10
  
4.10 编程及测试…………………………………………………………………11
  
5 问题与解决……………………………………………………………………12
  
5.1 状态机问题…………………………………………………………………12
  
5.2 信号同步的问题……………………………………………………………………13
  
结论 ………………………………………………………………………………16
  
参考文献…………………………………………………………………………17
  
致谢………………………………………………………………………………18
  
附录A   ………………………………………………………………………………19
  
附录B   ………………………………………………………………………………26


资料文件预览:
共3文件夹,6个文件,文件总大小:2.78MB,压缩后大小:549.11KB

  • 毕业设计-基于FPGA的四路抢答器设计
  • 顾学然
  • 顾学然
  • doc中期报告.doc  [100.00KB]
  • doc任务书.doc  [31.50KB]
  • doc前期报告.doc  [45.00KB]
  • doc封面+摘要+目次.doc  [45.50KB]
  • doc申报表.doc  [37.50KB]
  • doc顾学然的论文.doc  [2.53MB]

我要下载:基于FPGA的四路抢答器设计
分享 转发
TOP
发新话题 回复该主题