课程设计论坛

注册

 

QQ登录

只需一步,快速开始

发新话题 回复该主题

[课程设计] 基于FPGA的数字频率计 [复制链接]

楼主
文件格式:word
文件大小:348.00KB
适用专业:电子测量
适用年级:大学
下载次数:12 次
我要下载:点击联系下载
论文编号:11360

资料简介:
课程设计 基于FPGA的数字频率计,共15页,4236字
摘  要
等精度频率计在工业生产中具有很重要的作用,它在仪表测量领域扮演着重要的角色,它应用等精度测频原理,其测量精度优于普通频率计。基于传统测频原理的频率计的测量精度将随被测信号频率的下降而降低,在实用中有较大的局限性,而等精度频率计不但具有较高的测量精度,而且在整个频率区域能保持恒定的测试精度。本次设计频率测量范围为2K-999KHZ,作品已经与DDS信号源搭配成功的完成了调试,其测量精度高,性能稳定。
本次设计方案是基于FPGA完成全系统设计,应用ALTERA公司的CYCLONE II芯片构成系统主体。本次设计的软件部分应用VHDL语言。应用 Quartus II 6.0完成系统的设计,具有较高的灵活性与可靠性。
关键词:等精度;频率计;FPGA;VHDL
目    录
引言 ……………………………………………………………………………………1
1  设计功能及要求…………………………………………………………………1
2  等精度测频原理…………………………………………………………………1
3  FPGA概述…………………………………………………………………………3
3.1 FPGA概念 …………………………………………………………………………3
3.2 设计工具Quartus II 6.0 ………………………………………………………4
4  详细设计方案……………………………………………………………………5
5  结论………………………………………………………………………………12
谢   辞 ……………………………………………………………………………13
参考文献 ……………………………………………………………………………14
附   录 ……………………………………………………………………………15


资料文件预览:
共2文件夹,2个文件,文件总大小:348.00KB,压缩后大小:260.47KB

  • 课程设计-基于FPGA的数字频率计
  • 基于fpga的数字频率计
  • doc封面1.doc  [42.00KB]
  • doc远正文.doc  [306.00KB]

我要下载:基于FPGA的数字频率计
分享 转发
TOP
发新话题 回复该主题